Politechnika Warszawska - Centralny System Uwierzytelniania
Strona główna

Logiczne układy programowalne

Informacje ogólne

Kod przedmiotu: 114A-IBxxx-ISP-LUP
Kod Erasmus / ISCED: (brak danych) / (brak danych)
Nazwa przedmiotu: Logiczne układy programowalne
Jednostka: Wydział Mechatroniki
Grupy: ( Przedmioty obieralne )-Inżynieria biomedyczna-inż.-EITI
( Przedmioty techniczne )---EITI
Inżynieria Biomedyczna (MCHTR) - Przedmioty obieralne specjalnościowe - studia I stopnia
Punkty ECTS i inne: 3.00 Podstawowe informacje o zasadach przyporządkowania punktów ECTS:
  • roczny wymiar godzinowy nakładu pracy studenta konieczny do osiągnięcia zakładanych efektów uczenia się dla danego etapu studiów wynosi 1500-1800 h, co odpowiada 60 ECTS;
  • tygodniowy wymiar godzinowy nakładu pracy studenta wynosi 45 h;
  • 1 punkt ECTS odpowiada 25-30 godzinom pracy studenta potrzebnej do osiągnięcia zakładanych efektów uczenia się;
  • tygodniowy nakład pracy studenta konieczny do osiągnięcia zakładanych efektów uczenia się pozwala uzyskać 1,5 ECTS;
  • nakład pracy potrzebny do zaliczenia przedmiotu, któremu przypisano 3 ECTS, stanowi 10% semestralnego obciążenia studenta.
Język prowadzenia: polski
Jednostka decyzyjna:

103000 - Wydział Elektroniki i Technik Informacyjnych
114000 - Wydział Mechatroniki

Kod wydziałowy:

LUP

Numer wersji:

1

Skrócony opis:

Celem przedmiotu jest przekazanie podstawowej wiedzy i umiejętności dotyczących projektowania urządzeń/systemów cyfrowych implementowanych w logicznych układach programowalnych (PLD - Programmable Logic Device).

Pełny opis:

Celem przedmiotu jest przekazanie podstawowej wiedzy i umiejętności dotyczących projektowania urządzeń/systemów cyfrowych implementowanych w logicznych układach programowalnych (PLD - Programmable Logic Device).

Treści kształcenia:

  1. Cyfrowe układy kombinacyjnych,
  2. Cyfrowe układy sekwencyjnych,
  3. Cyfrowe elementy pamięciowych,
  4. Właściwości cyfrowych układów scalonych,
  5. Bloki cyfrowe,
  6. Programowalne układy logiczne (PLD): SPLD, CPLD, FPGA,
  7. Projektowanie i testowanie urządzeń/systemów cyfrowych implementowanych w programowalnych układach logicznych (PLD),
  8. Tworzenie i weryfikacja poprawności projektów urządzeń/systemów cyfrowych implementowanych w programowalnych układach logicznych (PLD) z wykorzystaniem środowiska Quartus II (Altera),

Formy zajęć:

  1. Wykład 8 godz.
  2. Laboratorium 22 godz.
Literatura:

  1. Język VHDL : projektowanie programowalnych układów logicznych; Kevin Skahill; Warszawa; WNT; 2004.
  2. Projektowanie złożonych układów cyfrowych; Marek Pawłowski, Andrzej Skorupski; Warszawa, WKŁ, 2010.
  3. Podstawy elektroniki cyfrowej; Józef Kalisz; Warszawa, WKŁ, 2007.
  4. Wprowadzenie do języka VERILOG; Zbigniew Hajduk; Legionowo, BTC, 20-09.
  5. Układy FPGA w przykładach; Jacek Majewski, Piotr Zbysiński; Warszawa; BTC, 2007.
  6. Podstawy techniki cyfrowej; Andrzej Skorupski; Warszawa, WKŁ, 2004.
  7. Układy cyfrowe; Wojciech Głowacki; Warszawa, Wydawnictwo Szkolne i Pedagogiczne, 1998.
  8. Projektowanie układów cyfrowych z wykorzystaniem języka VHDL; Mark Zwoliński; Warszawa, WKŁ, 2007.
  9. Portal firmy Altera Corporation - http://www.altera.com
  10. Portal firmy Xilinx - http://www.xilinx.com/
Efekty uczenia się:

Student ma podstawową wiedzę dotyczącą elektroniki cyfrowej.

Student posiada wiedzę szczegółową dotyczącą programowalnych układów logicznych (PLD).

Student potrafi korzystać z funkcji środowiska Quartus II umożliwiających tworzenie, weryfikację i optymalizację projektu systemu/układu cyfrowego implementowanego w programowalnych układach logicznych (PLD).

Student potrafi samodzielnie tworzyć, rozwijać i modyfikować projekty prostych systemów cyfrowych oraz implementować i weryfikować ich poprawność z wykorzystaniem środowiska Quartus II.

Student potrafi pracować w zespole.

Student potrafi określić priorytety służące realizacji określonego przez siebie lub innych zadania.

Metody i kryteria oceniania:

Na ocenę końcową składają się:

  1. Kolokwium sprawdzające wiedzę zdobytą podczas wykładu - 25%.
  2. Ocena z ćwiczeń laboratoryjnych - 75%.
Praktyki zawodowe:

Brak praktyk zawodowych

Zajęcia w cyklu "rok akademicki 2020/2021 - sem. zimowy" (zakończony)

Okres: 2020-10-01 - 2021-02-19
Wybrany podział planu:
Przejdź do planu
Typ zajęć:
Laboratorium, 15 godzin, 36 miejsc więcej informacji
Wykład, 15 godzin, 36 miejsc więcej informacji
Koordynatorzy: Jakub Żmigrodzki
Prowadzący grup: Jakub Żmigrodzki
Lista studentów: (nie masz dostępu)
Zaliczenie: Ocena łączna
Jednostka realizująca:

114000 - Wydział Mechatroniki

Zajęcia w cyklu "rok akademicki 2019/2020 - sem. zimowy" (zakończony)

Okres: 2019-10-01 - 2020-02-21
Wybrany podział planu:
Przejdź do planu
Typ zajęć:
Laboratorium, 15 godzin, 36 miejsc więcej informacji
Wykład, 15 godzin, 36 miejsc więcej informacji
Koordynatorzy: Jakub Żmigrodzki
Prowadzący grup: Jakub Żmigrodzki
Lista studentów: (nie masz dostępu)
Zaliczenie: Ocena łączna
Jednostka realizująca:

114000 - Wydział Mechatroniki

Zajęcia w cyklu "rok akademicki 2018/2019 - sem. zimowy" (zakończony)

Okres: 2018-10-01 - 2019-02-17
Wybrany podział planu:
Przejdź do planu
Typ zajęć:
Laboratorium, 15 godzin, 36 miejsc więcej informacji
Wykład, 15 godzin, 36 miejsc więcej informacji
Koordynatorzy: Jakub Żmigrodzki
Prowadzący grup: Jakub Żmigrodzki
Lista studentów: (nie masz dostępu)
Zaliczenie: Ocena łączna
Jednostka realizująca:

114000 - Wydział Mechatroniki

Opisy przedmiotów w USOS i USOSweb są chronione prawem autorskim.
Właścicielem praw autorskich jest Politechnika Warszawska.
pl. Politechniki 1, 00-661 Warszawa tel: (22) 234 7211 https://pw.edu.pl kontakt deklaracja dostępności USOSweb 7.0.0.0-7 (2024-03-18)